基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析SDRAM的工作原理和特点的基础上,基于现场可编程逻辑门列阵FPGA提出了一种SDRAM接口设计方法,为了减少资源消耗、提高SDRAM的读写速度,增加了FIFO缓冲模块,进一步优化SDRAM的性能控制,并用VHDL硬件描述语言进行仿真测试无误后,将程序烧录在FPGA开发板上进行验证,验证结果表明,SDRAM初始化成功,输入与输出数据完全一致,且有稳定的刷新与读写功能,SDRAM接口设计符合要求.
推荐文章
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
基于FPGA的DDR SDRAM测试平台设计
DDR SDRAM
FPGA
TCL脚本
测试平台
PyQt5
基于Kintex-7 FPGA的DDR3 SDRAM接口应用研究
DDR3SDRAM
FIFO
FPGA
遍历状态机
基于FPGA的SDRAM控制器设计
SDRAM
FPGA
雷达光栅显示
视频存储器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SDRAM接口设计及实现
来源期刊 电子测量技术 学科 工学
关键词 FPGA SDRAM FIFO缓冲 数据读写 接口设计
年,卷(期) 2018,(19) 所属期刊栏目 可编程器件应用
研究方向 页码范围 141-144
页数 4页 分类号 TN402
字数 语种 中文
DOI 10.19651/j.cnki.emt.1801779
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 齐佳硕 2 0 0.0 0.0
2 王洪岩 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (73)
共引文献  (51)
参考文献  (16)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(4)
  • 参考文献(0)
  • 二级参考文献(4)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(6)
  • 参考文献(0)
  • 二级参考文献(6)
2007(7)
  • 参考文献(0)
  • 二级参考文献(7)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(6)
  • 参考文献(0)
  • 二级参考文献(6)
2012(18)
  • 参考文献(5)
  • 二级参考文献(13)
2013(6)
  • 参考文献(0)
  • 二级参考文献(6)
2014(5)
  • 参考文献(3)
  • 二级参考文献(2)
2015(11)
  • 参考文献(2)
  • 二级参考文献(9)
2016(7)
  • 参考文献(2)
  • 二级参考文献(5)
2017(3)
  • 参考文献(3)
  • 二级参考文献(0)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
SDRAM
FIFO缓冲
数据读写
接口设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导