原文服务方: 现代电子技术       
摘要:
为了使Viterbi译码器广泛地应用于更多标准中,结合前向回溯译码和滑窗流水技术,同时ACS(Add?Compare?Select)部件通过减规约的操作减少异或延迟,提出一种高性能可配置Viterbi译码器.该译码器支持12,13,14码率,约束长度在5~9之间,生成多项式任意配置等参数,同时支持GPRS,WiMAX,IS?95 CDMA,LTE,CDMA 2000等多标准.在对译码器进行设计的基础上,基于UVM 验证方法学搭建一种模块级验证平台,完成Viterbi译码器模块级的功能验证,覆盖率达到99.4%.利用Synopsys Design Compiler工具进行综合,面积为0.2 mm2;在28 nm工艺,500 MHz主频下,功耗为38.3 mW,吞吐率为1.06 Gbit/s.结果表明,此译码器具有很好的灵活可配性,在移动终端有很好的应用前景.
推荐文章
基于滑窗流水的高性能可配置viterbi译码器
可配置
viterbi译码器
高性能
滑窗流水
前向回溯
基于FPGA的高性能Viterbi译码器的设计
卷积码
Viterbi
加比选单元
FPGA
基于FPGA的高性能Viterbi译码器的设计与实现
FPGA
Viterbi译码器
幸存路径
改进的寄存器交换法
基于DVB-S2标准的可配置并行BCH编/译码器研究与设计
DVB-S2
二进制BCH码
伴随式计算
钱搜索
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能多标准可配置Viterbi译码器设计与验证
来源期刊 现代电子技术 学科
关键词 Viterbi译码器 滑窗流水技术 多项式任意配置 UVM验证方法学 异或延迟 移动终端
年,卷(期) 2018,(10) 所属期刊栏目 电子与信息器件
研究方向 页码范围 10-14
页数 5页 分类号 TN919.3-34
字数 语种 中文
DOI 10.16652/j.issn.1004?373x.2018.10.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴澜 49 87 4.0 8.0
2 马东俊 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (17)
二级引证文献  (0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Viterbi译码器
滑窗流水技术
多项式任意配置
UVM验证方法学
异或延迟
移动终端
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导