作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
加法器能够实现加法运算的逻辑电路,可以进行多位二进制数相加,74LS283是具有超前进位并行加法器芯片,能够提高运算速度,运用proteus模拟软件实现多个二进制数相加运算,通过汇编语言运算编程实现计算机寄存器多位二进制数加法运算.
推荐文章
超前进位全加器的开关级设计
开关级设计
超前进位全加器
性能改进的16位超前进位加法器
串行进位加法器
超前进位加法器
流水线
逻辑综合
混合模块无等待时间序列超前进位加法器设计
超前进位加法器
混合模块
无等待时间序列
延迟时间公式
操作位数
优化设计
超前进位加法器混合模块延迟公式及优化序列
超前进位加法器(CLA)
混合模块
延迟时间公式
速度优化序列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 超前进位全加器运算分析与模拟实现应用
来源期刊 电子世界 学科
关键词 超前进位 全加器 汇编语言debug命令
年,卷(期) 2018,(1) 所属期刊栏目 探索与观察
研究方向 页码范围 79,81
页数 2页 分类号
字数 1192字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁伟 10 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
超前进位
全加器
汇编语言debug命令
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子世界
半月刊
1003-0522
11-2086/TN
大16开
北京市
2-892
1979
chi
出版文献量(篇)
36164
总下载数(次)
96
总被引数(次)
46655
论文1v1指导