基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了采用Quartus Ⅱ软件、Altera De2硬件电路板和Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的电子时钟.在QuartusⅡ的开发环境中编译和仿真了其程序,并一一调试运行状况.最终结果表明:该电子时钟切实可行,具有很好的发展前景.
推荐文章
基于51单片机的电子时钟设计
单片机
IEEE1149.7仿真器
电子时钟
C语言
电子时钟设计
电子时钟
AT89C52
计时
电子时间引信装定技术研究
电子时间引信
装定技术
数字通信
数据编码
电磁感应
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 电子时钟在DE2上的实现
来源期刊 电脑迷 学科
关键词 Quartus Ⅱ Verilog HDL 电子时钟
年,卷(期) 2018,(28) 所属期刊栏目 电子技术
研究方向 页码范围 116
页数 1页 分类号
字数 1726字 语种 中文
DOI 10.3969/j.issn.1672-528X.2018.28.105
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵霞 西藏大学信息科学技术学院 2 0 0.0 0.0
2 达娃才让 西藏大学信息科学技术学院 1 0 0.0 0.0
3 刘雅婷 西藏大学信息科学技术学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Quartus Ⅱ
Verilog HDL
电子时钟
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑迷
旬刊
1672-528X
50-1163/TP
16开
重庆市渝中区双钢路3号科协大厦1202(武汉市洪山区珞狮北路2号樱花大厦A座15楼 430070)
78-230
2003
chi
出版文献量(篇)
29651
总下载数(次)
121
总被引数(次)
8479
论文1v1指导