作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在现场可编程门阵列(FPGA)设计中,资源优化是十分必要的.复用是一种常用的优化方法,但有时简单的复用并不能满足实际的设计需求.从适当增加可复用模块的角度,提出了一种仲裁实现方案,在优化资源消耗的同时满足实际设计需求.该方法通过查询当前请求和可用资源,实现资源的使用-释放循环,从而在时间上充分利用资源,提高资源使用率.
推荐文章
基于FPGA的PCI总线仲裁器设计
PCI总线
仲裁算法
仲裁结构
FPGA
总线仲裁器
硬件描述语言
基于FPGA的双机容错仲裁器研究与设计
FPGA
双机容错
三模冗余
部分重配置
基于FIFO队列的PCI总线仲裁器的设计与FPGA实现
PCI总线
仲裁协议
VHDL
FIFO
FPGA
基于CPLD/FPGA的VHDL语言电路优化设计
VHDL
CPLD/FPGA
电路设计
优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于仲裁的FPGA资源优化设计
来源期刊 舰船电子对抗 学科 工学
关键词 资源优化 复用 仲裁 现场可编程门阵列
年,卷(期) 2019,(5) 所属期刊栏目 信号/数据处理技术
研究方向 页码范围 83-87,116
页数 6页 分类号 TN911.72
字数 4095字 语种 中文
DOI 10.16426/j.cnki.jcdzdk.2019.05.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马干军 中国船舶重工集团公司第七二三研究所 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (34)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(2)
  • 二级参考文献(1)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
资源优化
复用
仲裁
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
舰船电子对抗
双月刊
1673-9167
32-1413/TN
大16开
江苏省扬州市204信箱
1978
chi
出版文献量(篇)
3114
总下载数(次)
12
论文1v1指导