基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用0.18μm CMOS工艺设计实现适用于高速背板通信的2抽头模拟自适应判决反馈均衡器(DFE).采用半速率结构提高电路工作速度,降低功耗,并设计由乘法器和积分器构成的模拟最小均方(LMS)自适应电路.为了改善自适应算法的效果,对模拟LMS电路进行优化设计,使其既满足自适应算法的收敛性和稳定性要求,又能获得较小的积分误差,并且积分器能够输出稳定的偏置电压.包括整个焊盘在内的芯片面积为0.378 mm2.测试结果表明:电路自适应开启时能够对4 GHz损耗为12 dB的信道进行有效补偿,且垂直张开度和水平张开度分别达到275.5 mV和72 ps,均衡效果明显优于自适应关闭状态.当电源电压为1.8 V、工作速度为8 Gb/s时,电路的功耗为49.9 mW.所设计的模拟自适应DFE电路更适用于25 G及以上的高速通信链路系统.
推荐文章
新型非线性信道判决反馈自适应均衡器
非线性信道
判决反馈
均衡器
滤波器
基于FPGA的判决反馈均衡器的设计与实现
判决反馈均衡器
DFE
FPGA
设计方法
10 Gb/s自适应均衡器设计
自适应均衡器
均衡滤波器
容性负反馈
高速链路
有损信道
移动通信中自适应均衡器的研究
均衡器
自适应
Turbo码
多径衰落
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 采用0.18μm CMOS工艺的高速模拟自适应判决反馈均衡器
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 判决反馈均衡器(DFE) 半速率 最小均方(LMS) 积分器
年,卷(期) 2019,(12) 所属期刊栏目 通信技术
研究方向 页码范围 2423-2430
页数 8页 分类号 TN432
字数 3221字 语种 中文
DOI 10.3785/j.issn.1008-973X.2019.12.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡庆生 东南大学射频与光电集成电路研究所 43 229 8.0 13.0
2 展永政 东南大学射频与光电集成电路研究所 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
判决反馈均衡器(DFE)
半速率
最小均方(LMS)
积分器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导