基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为解决传统过压保护电路功耗大、易受干扰的问题,基于0.25 μm CMOS工艺设计并实现了一种应用于控制器局域网络(CAN)总线芯片的过压保护电路.其作用是当芯片端口电压高于电源电压或低于地(GND)电平时为芯片提供保护信号,阻止电流倒灌入芯片.在3.3V电源电压下,该电路具有迟滞功能,防止其受到噪声干扰反复打开和关闭芯片.仿真结果表明,端口电压高于3.55 V时电路提供保护信号,重新下降至3.35 V后系统恢复工作;同理,端口电压低于-0.25 V时电路提供保护信号,重新上升至-0.05 V后系统恢复工作.流片测试结果显示该电路可以为CAN总线芯片提供有迟滞的过压保护功能,与符合仿真结果基本一致.
推荐文章
一种新型的基于LDO的过流保护电路设计
Foldback过流保护
静态电流
LDO
Brokaw单元
一种基于CAN总线的编码器采集电路设计
FPGA
SSI接口
CAN总线
绝对值编码器
应用于核电站DCS的PROFIBUS-PA现场总线接口电路设计
PROFIBUS-PA
接口电路
DCS
FPGA
ASIC
MAU
一种CMOS新型ESD保护电路设计
静电放电(ESD)保护
栅极接地NMOS
抗静电
电流集边效应
低成本
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于CAN总线芯片的过压保护电路设计
来源期刊 半导体技术 学科 工学
关键词 控制器局域网络(CAN)总线 CMOS 过压保护 迟滞 低功耗
年,卷(期) 2019,(3) 所属期刊栏目 半导体集成电路
研究方向 页码范围 171-176,200
页数 7页 分类号 TN432
字数 语种 中文
DOI 10.13290/j.cnki.bdtjs.2019.03.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱志宇 江苏科技大学电子信息学院 164 971 15.0 21.0
2 周维瀚 江苏科技大学电子信息学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (47)
共引文献  (14)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(5)
  • 参考文献(1)
  • 二级参考文献(4)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(7)
  • 参考文献(0)
  • 二级参考文献(7)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(3)
  • 参考文献(2)
  • 二级参考文献(1)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(3)
  • 参考文献(1)
  • 二级参考文献(2)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(3)
  • 参考文献(1)
  • 二级参考文献(2)
2016(3)
  • 参考文献(0)
  • 二级参考文献(3)
2017(3)
  • 参考文献(0)
  • 二级参考文献(3)
2018(3)
  • 参考文献(3)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
控制器局域网络(CAN)总线
CMOS
过压保护
迟滞
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导