基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出一种可靠的低功耗近似乘法器设计方案,该方案基于嵌入式算法容噪技术,并且通过阈值的合理选择简化了传统嵌入式容噪方案中的检错纠错模块.我们根据这样的思路基于SMIC 180 nm工艺设计了相应的8比特乘8比特的近似乘法器.该乘法器在450 MHz的工作频率最低可以工作在1.2 V的电源电压下.与传统的阵列乘法器相比,在相同的工作频率和MSE条件下,传统乘法器可以工作在1.6 V左右,该乘法器可以工作在1.2 V左右,此时功耗可以下降约40%;与论文[1]中的嵌入式算法容噪乘法器相比,功耗可以下降约16%.
推荐文章
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
基于FPGA的24×24位低功耗乘法器的设计
乘法器
动态功耗
FPGA
ASIC
基于改进的布斯算法FPGA嵌入式18×18乘法器
布斯算法
部分积
9-2压缩
两级超前进位加法器
一种改进的 CSA 低功耗阵列乘法器的实现
乘法器
低功耗
改进的CSA阵列
关键路径
Booth-4算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于嵌入式算法容噪技术的低功耗近似乘法器
来源期刊 电子产品世界 学科
关键词 低功耗 低压 乘法器 算法容噪技术 阈值选择
年,卷(期) 2019,(8) 所属期刊栏目 设计应用
研究方向 页码范围 46-49
页数 4页 分类号
字数 2180字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何进 电子科技大学电子科学与工程学院 13 107 5.0 10.0
2 贺雅娟 电子科技大学电子科学与工程学院 12 17 3.0 3.0
3 张子骥 电子科技大学电子科学与工程学院 3 1 1.0 1.0
4 衣溪琳 电子科技大学电子科学与工程学院 2 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
低压
乘法器
算法容噪技术
阈值选择
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子产品世界
月刊
1005-5517
11-3374/TN
大16开
北京市复兴路15号138室
82-552
1993
chi
出版文献量(篇)
11765
总下载数(次)
14
论文1v1指导