基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足后续新机VME总线模块电路板深修的需要,在深入分析VME总线通信规范的基础上,运用Altera公司的软核Nios Ⅱ嵌入式处理器,设计并研制一块VME总线监视模块,给出其硬件架构与各部分电路设计,基于Verilog HDL对其监视功能进行软件开发与时序仿真,并给出其硬件设计与软件开发过程中需要注意的方面,最后对其进行了测试,测试结果表明其有效性.所研制的VME总线监视模块能够为后续新机型中VME总线模块的测试与修理提供技术支撑.
推荐文章
基于FPGA的VME总线与DSP通信接口设计
VME总线
DSP
FPGA
双口RAM
基于FPGA和MCU的CAN-VME总线转换设计
FPGA
MCU
VME总线
CAN总线
工业环境
多DSP局部总线与VME总线的接口设计
VME总线
FPGA
双口RAM
状态机
基于FPGA的VME总线与DSP通信接口设计
VME总线
DSP
FPGA
双口RAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的VME总线监视模块的研制
来源期刊 测控技术 学科 工学
关键词 VME总线 FPGA SOPC Verilog HDL
年,卷(期) 2019,(8) 所属期刊栏目 数据采集与处理
研究方向 页码范围 108-112,127
页数 6页 分类号 V243|TP336
字数 4010字 语种 中文
DOI 10.19708/j.ckjs.2019.08.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 白煊 南京航空航天大学自动化学院 4 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (33)
共引文献  (5)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(5)
  • 参考文献(1)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(5)
  • 参考文献(1)
  • 二级参考文献(4)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VME总线
FPGA
SOPC
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
测控技术
月刊
1000-8829
11-1764/TB
大16开
北京2351信箱《测控技术》杂志社
82-533
1980
chi
出版文献量(篇)
8430
总下载数(次)
24
总被引数(次)
55628
论文1v1指导