原文服务方: 现代电子技术       
摘要:
为了解决多个功能模块同时访问同一存储器单元而出现冲突问题,设计了带FIFO的多通道存储控制器.首先给出其工作原理以及系统架构设计,然后采用有限状态机和Verilog HDL语言设计各模块,并在ModelSim上完成前仿真和后仿真,最后在Xilinx FPGA平台上完成下板功能验证.实践表明该存储控制器在保证访问不冲突的前提下最大化了存储器访问效率,提供了简单易用的用户接口,且可根据具体应用自由定义通道数和各通道轮询时间等参数,从而实现了最高资源利用效率.
推荐文章
基于FPGA的多通道控制器的设计与模拟实现
嵌入式系统
IP复用
NiosⅡ软核处理器
多通道控制
基于FPGA的多串口控制器的设计与实现
FPGA
串口
逻辑控制
ISim仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的多通道FIFO存储控制器的设计与实现
来源期刊 现代电子技术 学科
关键词 FIFO 有限状态机 VerilogHDL ModelSim FPGA 存储控制器 轮询时间 资源利用率
年,卷(期) 2019,(4) 所属期刊栏目 电子与信息器件
研究方向 页码范围 1-4,9
页数 5页 分类号 TN830.3|TP302|TP332
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2019.04.001
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (46)
共引文献  (92)
参考文献  (7)
节点文献
引证文献  (3)
同被引文献  (16)
二级引证文献  (0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(6)
  • 参考文献(0)
  • 二级参考文献(6)
2011(5)
  • 参考文献(0)
  • 二级参考文献(5)
2012(8)
  • 参考文献(1)
  • 二级参考文献(7)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2014(7)
  • 参考文献(2)
  • 二级参考文献(5)
2015(8)
  • 参考文献(1)
  • 二级参考文献(7)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FIFO
有限状态机
VerilogHDL
ModelSim
FPGA
存储控制器
轮询时间
资源利用率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导