基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
HEVC视频编码器的FPGA硬件实现非常复杂,对视频数据存取要求非常高.本文基于SoC-FPGA异构平台,提出了一种高效的数据存取设计方案,实现了HEVC视频编码器稳定高效的编码.上板测试推算表明,本文提出的HEVC编码器数据存取系统一定程度上降低了DDR4存储带宽的压力,提高了HEVC编码效率.
推荐文章
一种基于CAN总线的编码器采集电路设计
FPGA
SSI接口
CAN总线
绝对值编码器
基于FPGA的编码器倍频-鉴相电路
FPGA
增量式光电编码器
四倍频细分
基于FPGA的电容式编码器数据采集系统设计与实现
电容式编码器
同步正交解调
FPGA
Cordic
一种MPEG4标准的快速及高效视频编码器
MPEG4标准
DCT
象素域
运动估计
变长编码
比特流
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于SoC-FPGA的HEVC编码器高效数据存取系统
来源期刊 有线电视技术 学科
关键词 SoC-FPGA HEVC编码器 DDR4 高效数据存取
年,卷(期) 2019,(9) 所属期刊栏目 实践应用
研究方向 页码范围 98-103
页数 6页 分类号
字数 4283字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 施隆照 49 241 9.0 14.0
2 李忠旺 3 0 0.0 0.0
3 王炎 4 0 0.0 0.0
4 董力涵 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (4)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(6)
  • 参考文献(0)
  • 二级参考文献(6)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC-FPGA
HEVC编码器
DDR4
高效数据存取
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
有线电视技术
月刊
1008-5351
11-4021/TN
北京市2144信箱
chi
出版文献量(篇)
10278
总下载数(次)
7
总被引数(次)
11175
论文1v1指导