基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
RISC-V指令集是精简指令集计算机架构下的一种,它具有简洁的架构,模块化的指令集、规整的指令编码,高效的分支跳转指令,可定制的指令扩展等特点,可以在存储、高性能运算、微控制器、云计算等领域构建不同的专用微处理器.而且现场可编程门阵列(FPGA)由于其易于编写调试、便于集成的特点而成为当今集成电路设计的热点.本文研究的重点是基于RISC-V指令集的蜂鸟E203处理器的设计和验证,主要讲述了RISC-V的发展历史、特点、以及基于RISC-V架构的蜂鸟E203处理器核的实现方法,最后通过在FPGA开发板上进行设计验证.
推荐文章
RISC-V处理器远程监测系统终端设计
RISC-V
GD32VF103
GPRS
SIM800C
远程监测
HLW8012
基于RISC-V的卷积神经网络处理器设计与实现
处理器
卷积神经网络
定制指令集
RISC-V
基于RISC-V的异构系统任务管理机制设计与研究
异构系统
任务管理机制
主机接口
五级流水线RISC-V处理器的研究与性能优化
RISC-V
5级流水线
性能
CoreMark
存储架构
AHB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RISC-V架构开源CPU的设计与实现
来源期刊 探索科学 学科 工学
关键词 RISC-V E203CPU FPGA VerilogHDL 流水线结构
年,卷(期) 2019,(12) 所属期刊栏目 电子 电力与应用
研究方向 页码范围 18-20
页数 3页 分类号 TP311.52
字数 769字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗乐 成都工业学院电子工程学院 18 50 5.0 6.0
2 郭勇 成都工业学院电子工程学院 2 0 0.0 0.0
3 刘森态 重庆邮电大学光电工程学院 1 0 0.0 0.0
4 付强 成都工业学院电子工程学院 1 0 0.0 0.0
5 马超 成都工业学院电子工程学院 2 0 0.0 0.0
6 刘娟秀 成都工业学院电子工程学院 5 0 0.0 0.0
7 赖祥军 成都工业学院电子工程学院 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (10)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(7)
  • 参考文献(4)
  • 二级参考文献(3)
2018(3)
  • 参考文献(3)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC-V
E203CPU
FPGA
VerilogHDL
流水线结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
探索科学
月刊
2095-588X
10-1148/N
北京市万寿路南口金家村288号华信大厦
chi
出版文献量(篇)
13961
总下载数(次)
43
论文1v1指导