基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以现场可编程门阵列为平台,提出一种通用定时设计架构,即软件化定时设计方法.它将定时程序划分为软件程序和硬件逻辑两部分,其中硬件逻辑采用定时产生子模块与合成模块实现通用化架构,软件程序为每个子定时配置位置与合成参数,从而实现复杂定时时序的产生.该方法可灵活、快捷调整定时时序,有效提升定时设计与调试效率.
推荐文章
基于System Vue的仿真雷达定时器设计
天气雷达定时器
SystemVue
组件
时序
一种通用定时器IP核的设计
ASIC
IP核
可重用性
定时器
虚拟仪器软件LabView中高精度软定时器的实现
虚拟仪器
LabVies
VC++
动态链妆库(DLL)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种软件化雷达定时器设计方法
来源期刊 现代雷达 学科 工学
关键词 定时器 软件定义 现场可编程门阵列 Verilog HDL
年,卷(期) 2020,(3) 所属期刊栏目 雷达系统与技术
研究方向 页码范围 45-48
页数 4页 分类号 TN958
字数 2126字 语种 中文
DOI 10.16592/j.cnki.1004-7859.2020.03.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨东华 5 1 1.0 1.0
2 柯小路 2 0 0.0 0.0
3 王继生 2 0 0.0 0.0
4 李洋 5 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (11)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(1)
  • 二级参考文献(1)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
定时器
软件定义
现场可编程门阵列
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导