基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文主要介绍了数字频率合成器的原理,针对系统中出现的时间失配问题,分析提出了一种DDS优化设计,主要从硬件以及软件角度介绍该装置,重点分析了基于FPGA建立时间检测器,来消除由于DDS的ioupdata信号不稳定导致其产生相位抖动.该设计具有软件化,模块化,且易于调整和扩展的优点;经过在整机上验证,采用此种方法设计达到了较为理想的性能指标.文章最后给出了逻辑实现电路和试验结果,通过试验验证该设计在技术上具有可行性,DDS的ioupdata信号稳定性好,有较高的实用价值.
推荐文章
基于FPGA的DDS设计及实现
DDS
QuartusⅡ开发软件
FPGA
单片机配置
基于FPGA的DDS信号源设计
DDS
FPGA
信号发生器
基于DSP Builder的DDS设计及其FPGA实现
直接数字合成器
现场可编程门阵列
DSP Builder
QuartusⅡ
基于FPGA的DDS信号源设计与实现
信号源
现场可编程门阵列(FPGA)
直接数字频率合成(DDS)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDS相位抖动分析与消除设计
来源期刊 火控雷达技术 学科 工学
关键词 DDS 相位抖动 时间失配 FPGA
年,卷(期) 2020,(3) 所属期刊栏目 信号/数据处理
研究方向 页码范围 42-46
页数 5页 分类号 TN95|TN741
字数 语种 中文
DOI 10.19472/j.cnki.1008-8652.2020.03.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 关炀 4 0 0.0 0.0
2 胡思雨 2 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (29)
共引文献  (17)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(5)
  • 参考文献(0)
  • 二级参考文献(5)
2011(7)
  • 参考文献(0)
  • 二级参考文献(7)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(4)
  • 参考文献(2)
  • 二级参考文献(2)
2016(5)
  • 参考文献(2)
  • 二级参考文献(3)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DDS
相位抖动
时间失配
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
火控雷达技术
季刊
1008-8652
61-1214/TJ
16开
陕西省西安市132信箱28分箱
1972
chi
出版文献量(篇)
1729
总下载数(次)
6
总被引数(次)
6808
论文1v1指导