原文服务方: 杭州电子科技大学学报(自然科学版)       
摘要:
为了实现真小数分频,设计一种高移相精度、高线性度、低功耗的,与CM OS集成电路工艺兼容的360°相位内插电路.基于SMIC 55 nm CMOS工艺进行电路及版图设计,Cadence软件仿真结果表明:频率为2.4GHz正弦信号在1.2V供电电压下,其相位内插精度小于2ps;输入信号幅度为20 m V时,输出信号幅度可达98 m V,具有较小的相位误差与良好的增益和线性度.相位内插器、相位控制器与整数分频器共同构成小数分频器,实现真小数分频,当输入信号频率为2.4 GHz,整数分频为4,小数位为0.246时,可实现对输入信号的3.754分频,仿真输出信号平均频率为638.96 M Hz,误差为0.36 MHz.
推荐文章
基于VHDL的小数分频器设计
双模
小数分频器
频率计
基于FPGA的小数分频器的实现
小数分频器
频率合成
FPGA
Verilog-HDL
采用吞脉冲技术小数分频器的FPGA实现
吞脉冲技术
小数分频器
频率合成
FPGA
Σ-Δ调制技术在小数分频器中的应用
频率合成器
小数分频
相位噪声
Σ-Δ调制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于相位内插的小数分频器
来源期刊 杭州电子科技大学学报(自然科学版) 学科
关键词 相位内插器 移相器 真小数分频器 线性度
年,卷(期) 2020,(4) 所属期刊栏目
研究方向 页码范围 13-19
页数 7页 分类号 TN772
字数 语种 中文
DOI 10.13954/j.cnki.hdu.2020.04.003
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (5)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(5)
  • 参考文献(0)
  • 二级参考文献(5)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(3)
  • 参考文献(2)
  • 二级参考文献(1)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
相位内插器
移相器
真小数分频器
线性度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
杭州电子科技大学学报(自然科学版)
双月刊
1001-9146
33-1339/TN
chi
出版文献量(篇)
3184
总下载数(次)
0
总被引数(次)
11145
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导