作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文旨在设计一款面向通信领域的高性能SoC,要求能够实现板与板的高速互连通信.此SoC设计基于RapidIO 2.2协议规范,集成了GRIO,单通道速率可达6.25 Gbaud,足以满足大部分通信应用的数据传输需求.同时考虑到大批量数据传输对系统性能的影响,本设计在RAB内部集成了DMA控制器,以减少处理器资源占用和系统性能损失.本文主要对GRIO和RAB两部分关键设计内容进行了详细说明.最后,基于裸板实现驱动程序设计,并与自带RapidIO软核的Xilinx Zynq7000 ZC706开发板点对点连接测试,结果显示DMA读写带宽可达理论有效数据带宽的90%以上.
推荐文章
基于FPGA的PCIe总线DMA控制器的设计与验证
FPGA
PCIe总线
DMA控制器
数据传输
DMA控制器的设计与仿真
DMA,同步,Veriog HDL,仿真
基于DMA和RTSI的测井数据采集方案设计
测井数据
直接存取
实时同步总线
数据采集
实时
同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通用RapidIO控制器的DMA高速传输方案设计
来源期刊 单片机与嵌入式系统应用 学科 工学
关键词 SoC RapidIO DMA Zynq7000 ZC706
年,卷(期) 2020,(7) 所属期刊栏目 专题论述
研究方向 页码范围 20-24
页数 5页 分类号 TN47
字数 2251字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈俊材 西南交通大学信息科学与技术学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (20)
共引文献  (16)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(3)
  • 参考文献(1)
  • 二级参考文献(2)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(5)
  • 参考文献(2)
  • 二级参考文献(3)
2015(2)
  • 参考文献(0)
  • 二级参考文献(2)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
RapidIO
DMA
Zynq7000 ZC706
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
单片机与嵌入式系统应用
月刊
1009-623X
11-4530/V
大16开
北京海淀区学院路37号《单片机与嵌入式系统应用》杂志社
2-765
2001
chi
出版文献量(篇)
7244
总下载数(次)
21
总被引数(次)
40339
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导