基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Verilog程序通过综合、适配后形成配置文件,下载到FPGA器件中对FPGA进行配置,使FPGA成为实用的测频模块.通过波形仿真,符合本次设计的要求.最后,通过完整编译后的文件固化到开发板,接上高频信号源,实现了数字跑表的设计.本文详细介绍了数字跑表的设计指标,设计思路,设计方案,系统的电路设计,系统相应模块设计,系统硬件实现与测试结果.
推荐文章
基于FPGA的数字日历设计
数字日历
VHDL
FPGA
Quartus Ⅱ
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
基于FPGA的数字复接器的设计
FPGA
数字复接技术
位同步
通信原理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字跑表设计
来源期刊 电子测试 学科
关键词 数字跑表 FPGA VerilogHDL语言
年,卷(期) 2021,(3) 所属期刊栏目 设计与研发|Design and development
研究方向 页码范围 16-18,48
页数 4页 分类号
字数 语种 中文
DOI 10.3969/j.issn.1000-8519.2021.03.004
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字跑表
FPGA
VerilogHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
论文1v1指导