基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
现场可编程门阵列(FPGA)的原语是器件内最小组件,可直接调用以搭建功能的模块.针对当前FPGA内集成IP延时大的问题,在对I/O组件分析的基础上,提出了原语在高速接口中的应用方法,设计了可动态改变输出延时的PHY接口以及超低延时的高速接口,并通过仿真表明了该方法的有效性,最后提出利用原语实现低延时的DDR SDRAM高速数据接口方法,有效地降低了接口延时,满足了对延时要求高的应用需求.
推荐文章
基于ODBC/JDBC的信息集成接口实现方法
ODBC/JDBC
信息集成
接口实现
ORD与BOM
EPP高速数据采集与LabVIEW接口实现
LabVIEW
EPP
数据采集
FIFO
基于SoC FPGA异步通信接口的实现
SoCFPGA
异步通信
三态控制器
Linux
利用USB接口实现双机互联通信
互联
接口
USB支术
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA原语的低延时高速接口实现方法
来源期刊 微型电脑应用 学科
关键词 原语 低延时 高速接口
年,卷(期) 2021,(5) 所属期刊栏目 研究与设计|RESEARCH AND DESIGN
研究方向 页码范围 99-101
页数 3页 分类号 TP311
字数 语种 中文
DOI 10.3969/j.issn.1007-757X.2021.05.029
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
原语
低延时
高速接口
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微型电脑应用
月刊
1007-757X
31-1634/TP
16开
上海市华山路1954号上海交通大学铸锻楼314室
4-506
1984
chi
出版文献量(篇)
6963
总下载数(次)
20
总被引数(次)
28091
论文1v1指导