基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
面向宇航应用,基于可重构片上互连,本文提出了一种新型的多核处理器架构.该架构在锁步技术的基础上进行了改进,利用可重构片上互连使得锁步技术引入的冗余核可以分时复用,以充分发挥多核性能.基于该架构的处理器软件编程,需对任务进行关键等级划分,使得非关键任务可以线程级并行执行,关键任务锁步执行,满足宇航应用对高可靠和高性能的需求.本文给出了该架构基于第五代精简指令集(RISC-V)的一种实现,并进行验证.结果表明:该架构实现了多核处理器在多核锁步和多核并行两种状态之间切换,分别获得高可靠或高性能的特性.
推荐文章
多核处理器片上可重构Cache系统及其机制设计
多核
可重构
Cache
配置
缺失代价
多核密码处理器中的片上网络互连结构研究
共享存储
片上网络
算法适配
GRCC:一种通用可重构协处理器
可重构协处理器
并行性计算
DCT
一种专用可重构流水信号处理器的设计
可重构流水信号处理器
并行和流水
资源复用
灵活度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于可重构片上互连的多核处理器架构
来源期刊 上海航天(中英文) 学科
关键词 宇航 可重构片上互连 处理器 锁步 RISC-V
年,卷(期) 2021,(4) 所属期刊栏目 体系架构与软件技术|Architecture and Software Technology
研究方向 页码范围 60-67,74
页数 9页 分类号 TP332
字数 语种 中文
DOI 10.19328/j.cnki.2096⁃8655.2021.04.009
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (30)
共引文献  (38)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(3)
  • 参考文献(0)
  • 二级参考文献(3)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(2)
  • 参考文献(0)
  • 二级参考文献(2)
2018(6)
  • 参考文献(1)
  • 二级参考文献(5)
2019(4)
  • 参考文献(2)
  • 二级参考文献(2)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
宇航
可重构片上互连
处理器
锁步
RISC-V
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
上海航天
双月刊
1006-1630
31-1481/V
上海元江路3888号南楼
chi
出版文献量(篇)
2265
总下载数(次)
4
总被引数(次)
11928
论文1v1指导