基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
伪码生成器是直接序列扩频系统中的重要一环.因此,设计了一种基于FPGA实现的实时生成码发生装置,利用双端口RAM码NCO结构来实现接收机全局时钟下码频率的转换和初相的设置,通过RAM输入数据位宽实现多通道码输入.每个码周期结束对码初相重新置位,减少了恶劣太空环境下发生单粒子翻转导致数据出错的影响,可以广泛应用于直扩系统接收机.
推荐文章
多通道虚拟信号发生器的设计与实现
虚拟仪器
信号发生器
PC总线模板
一种伪随机码发生器的DSP实现方法研究
伪随机码发生器
m序列
DSP
基于FPGA的多路伪随机序列发生器的设计与实现
FPGA
有限域
伪随机序列
自顶向下
GOLD序列
基于FPGA的基带码发生器设计
基带码
FPGA
VHDL
Modelsim
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多通道实时伪码发生器的设计与实现
来源期刊 通信技术 学科
关键词 直接序列扩频 Gold码 码发生器 NCO FPGA
年,卷(期) 2021,(5) 所属期刊栏目 工程与应用|Engineering & Application
研究方向 页码范围 1263-1267
页数 5页 分类号 TN876.4
字数 语种 中文
DOI 10.3969/j.issn.1002-0802.2021.05.034
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (2)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1980(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(3)
  • 参考文献(1)
  • 二级参考文献(2)
2016(3)
  • 参考文献(0)
  • 二级参考文献(3)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(2)
  • 参考文献(0)
  • 二级参考文献(2)
2019(2)
  • 参考文献(2)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
直接序列扩频
Gold码
码发生器
NCO
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导