作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种基于FPGA+DSP的高性能视频实时处理系统,采用Xilinx公司的K7系列FPGA芯片作为核心控制器,采用TI公司TMS320C6455作为图形处理器.通过Camera Link总线接收高速视频数据,并将视频数据缓存在由4片DDR3-SDRAM构造64位宽的外部动态存储器内,同时根据接收视频的帧位置向DSP发送中断,DSP根据中断信息通过DMA的方式从DDR3中读取视频数据进行实时处理.试验结果表明,系统能够稳定实现分辨率1280×1024、位宽8bit、帧频520FPS的视频实时跟踪处理算法.
推荐文章
基于FPGA的立体视频实时处理系统设计
立体视频
现场可编程门阵列
地址查找表
乒乓操作
基于DSP和FPGA的视频图像处理系统设计
视频输入处理器
乒乓操作
数字信号处理器
现场可编程门阵列
基于DSP人工混响算法实时处理系统
DSP
实时处理
人工混响
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA+DSP的高速视频实时处理系统设计
来源期刊 数字技术与应用 学科
关键词 FPGA DSP 高速视频 实时处理 Camera Link DDR3-SDRAM
年,卷(期) 2021,(4) 所属期刊栏目 设计开发
研究方向 页码范围 131-133
页数 3页 分类号 TP391.4
字数 语种 中文
DOI 10.19695/j.cnki.cn12-1369.2021.04.43
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (11)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(7)
  • 参考文献(0)
  • 二级参考文献(7)
2014(5)
  • 参考文献(3)
  • 二级参考文献(2)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
DSP
高速视频
实时处理
Camera Link
DDR3-SDRAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导