基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
现代社会离不开即时通讯工具,科学准确的计费装置的应用范围越来越广泛.电话计费器在现代化社会中具有广泛的应用价值.本文以FPGA技术位平台,以Verilog HDL/硬件逻辑语言为基础设计了电话计费器,具有菜单模块,设置余额模块,翻译显示模块,时间模块,分频模块,调试模块,通话种类模块,通话模块.完成了模拟通话过程中的计费功能,经过验证具有实际应用价值.
推荐文章
基于EDA层次化设计方法的出租车计费器设计
EDA
VHDL
层次化
出租车计费器
基于CPLD的出租车计费器系统的研究与设计
VHDL
CPLD
出租车计费器
Quartus II
基于Arduino的医用吸氧自动计时计费器设计
间断吸氧计时
吸氧计时计费装置
实时性
操作管理
Arduino
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的电话计费器的设计
来源期刊 电子测试 学科
关键词 FPGA Verilog HDL 电话计费器
年,卷(期) 2021,(23) 所属期刊栏目 设计与研发|Design and development
研究方向 页码范围 16-18,29
页数 4页 分类号
字数 语种 中文
DOI 10.3969/j.issn.1000-8519.2021.23.004
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
Verilog HDL
电话计费器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
论文1v1指导