作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文推出了在域GF(2m)上用于RS码译码的两种新电路:普通基"比特串行序列乘法电路"和"比特串行乘法累加电路",基本上以m个与门代替了两个任意元素相乘的复杂乘法器,使译码电路大大简化.作为一个应用实例,详细阐明了用它们构造的RS码纠删/纠错译码各步电路.这两种新电路对性能优良的RS码的使用和推广具有实用价值.
推荐文章
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
用普通基比特串行乘法电路实现(204, 188)RS码译码
数字视频广播
RS码译码
FPGA
普通基比特串行乘法电路
RS码的译码算法及软件实现
RS码
非二元码
译码
算法
Reed-Solomon码性能增强译码算法
RS码
译码算法
KV算法
Chase算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 实现Reed-Solomon码译码的新电路--在普通基上用"比特串行乘法电路"实现RS码译码
来源期刊 电子学报 学科 工学
关键词 普通基 比特串行乘法电路 里德-索罗蒙码译码
年,卷(期) 1999,(10) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 87-90
页数 分类号 TM13
字数 语种 中文
DOI 10.3321/j.issn:0372-2112.1999.10.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹世开 北京航空航天大学电子工程系 14 72 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (18)
同被引文献  (2)
二级引证文献  (59)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1986(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2001(3)
  • 引证文献(3)
  • 二级引证文献(0)
2002(3)
  • 引证文献(2)
  • 二级引证文献(1)
2003(6)
  • 引证文献(2)
  • 二级引证文献(4)
2004(4)
  • 引证文献(2)
  • 二级引证文献(2)
2005(5)
  • 引证文献(3)
  • 二级引证文献(2)
2006(4)
  • 引证文献(0)
  • 二级引证文献(4)
2007(11)
  • 引证文献(2)
  • 二级引证文献(9)
2008(11)
  • 引证文献(2)
  • 二级引证文献(9)
2009(9)
  • 引证文献(0)
  • 二级引证文献(9)
2010(7)
  • 引证文献(0)
  • 二级引证文献(7)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
普通基
比特串行乘法电路
里德-索罗蒙码译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导