作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种在PC机上实现的高速16位并行数据采集接口。该接口由高速光电隔离电路,双端口FIFO存储缓冲器电路及由FPGA芯片构成的计算机接口逻辑与控制电路等组成。该接口电路将终端显示处理系统与前端数据处理系统通过光电耦合器隔离开来,避免了它们之间的相互干扰,较好地解决了16位并行数据高速传输中存在的电磁干扰问题和大数据量实时有效传输问题。采用现场可编程门阵列FPGA芯片,使硬件设计软件化,既实现了复杂逻辑功能设计,又减少了硬件电路规模,提高了系统的可靠性,在雷达、声纳等复杂系统中具有很好的应用价值。
推荐文章
基于LabWindows/CVI高速并行数据采集系统USB4814的设计
虚拟仪器
LabWindows/CVI
USB4814
数据采集
一种嵌入式PC的高速数据采集系统
嵌入式PC
数据采集
双端口RAM
超生波
PC机监控的数字信号并行采集系统
Delphi
串行通信
RS232
RS485
数据采集
DSP
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于PC机的高速16位并行数据采集接口
来源期刊 数据采集与处理 学科 工学
关键词 数据采集 接口 数据传输 缓冲器
年,卷(期) 2000,(4) 所属期刊栏目 研究简报
研究方向 页码范围 516-519
页数 4页 分类号 TP274.2
字数 1874字 语种 中文
DOI 10.3969/j.issn.1004-9037.2000.04.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邱宏安 西北工业大学航海工程学院 19 228 5.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
2000(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数据采集
接口
数据传输
缓冲器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数据采集与处理
双月刊
1004-9037
32-1367/TN
大16开
南京市御道街29号1016信箱
28-235
1986
chi
出版文献量(篇)
3235
总下载数(次)
7
总被引数(次)
25271
论文1v1指导