基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
主要介绍了BCH码的结构和一般译码方法,重点讨论了BCH(31,21)的编译码方法,提出了一种适合在FPGA上实现的BCH译码算法.并用ALTERA公司FLEX10K20器件实现了BCH(31,21)纠错编解码.经实验测试,对于码组中任两位随机错误都可以给予纠正,且运行可靠.目前,该BCH编译码器已成功地应用在某数学传输系统中.
推荐文章
基于FPGA的RS纠错码信息隐藏研究与实现
信息隐藏
RS码
伴随式
BM算法
Chien搜索
基于纠错码的信息隐藏及其实现方法
信息隐藏
数字隐写
数字水印
纠错码
鲁棒性
基于快速Jacket变换的量子纠错码
量子纠错码
Kronecker矩阵积
量子信息
认证系统与纠错码的应用研究
认证系统
纠错码
数字签名
公钥体制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 BCH纠错码在FPGA上的实现
来源期刊 无线电通信技术 学科 工学
关键词 BCH码 FPGA VHDL语言 EDA技术
年,卷(期) 2001,(1) 所属期刊栏目 探讨与交流
研究方向 页码范围 62-64
页数 3页 分类号 TP39
字数 2566字 语种 中文
DOI 10.3969/j.issn.1003-3114.2001.01.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋文妙 1 5 1.0 1.0
2 范寒柏 1 5 1.0 1.0
3 谢志远 1 5 1.0 1.0
4 鄂秀焕 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
BCH码 FPGA VHDL语言 EDA技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电通信技术
双月刊
1003-3114
13-1099/TN
大16开
河北省石家庄市中山西路589号
18-149
1972
chi
出版文献量(篇)
2815
总下载数(次)
6
总被引数(次)
11314
论文1v1指导