基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了提高快速离散傅立叶变换(FFT)的处理速度,研究了一种宜于高密度可编逻辑器件(CLPD)实现FFT处理器的硬件结构,并利用CPLD FLEX10K设计和实现了128点FFT单片处理器。系统的仿真结果表明,该处理器运算结果正确,在系统时钟频率为20 MHz时,128点复数FFT处理器的计算时间小于230 μs。研究表明:CPLD与FFT的结合将提高FFT的处理速度,从而使FFT的应用更加广泛。
推荐文章
高密度可编程逻辑器件在先进静止无功发生器中的应用
在系统可编程技术
高密度可编程逻辑器件
先进静止无功发生器(ASVG)
HDPLD
使用嵌入式处理器对可编程逻辑器件重编程
重编程
嵌入式处理器
可编程逻辑器件
基于SOPC高密度固态存储系统的研究与实现
CompactFlash
Nios
SOPC
固态存储
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FFT处理器的高密度可编逻辑器件实现
来源期刊 重庆大学学报(自然科学版) 学科 工学
关键词 快速傅立叶变换 可编逻辑器件 逻辑设计
年,卷(期) 2001,(3) 所属期刊栏目
研究方向 页码范围 80-82
页数 3页 分类号 TN492|TN911.72
字数 1310字 语种 中文
DOI 10.3969/j.issn.1000-582X.2001.03.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐治德 重庆大学电气工程学院 57 423 11.0 18.0
2 刘晓明 重庆大学电气工程学院 126 1102 15.0 28.0
3 姚玉坤 重庆大学电气工程学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (7)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(0)
  • 二级引证文献(2)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
快速傅立叶变换
可编逻辑器件
逻辑设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆大学学报
月刊
1000-582X
50-1044/N
大16开
重庆市沙坪坝正街174号
78-16
1960
chi
出版文献量(篇)
6349
总下载数(次)
8
总被引数(次)
85737
论文1v1指导