原文服务方: 微电子学与计算机       
摘要:
针对IEEE 802.11ac MIMO-OFDM系统设计了一种8通道128点FFT/IFFT处理器,该处理器采用MRMDC结构,支持8通道数据的并行处理,有效降低了硬件复杂度和提高了数据吞吐率.提出的数据输入和输出顺序调整结构,可以实现数据自然顺序的输入和输出,从而实现了和MIMO-OFDM系统中的其他模块直接进行数据传递.FFT/IFFT处理器由Verilog语言实现,并用Synopsys公司的Design Compiler在SMIC 0.18 μm CMOS工艺库下进行逻辑综合,内部数据和旋转因子的宽度采用12 bit,最高工作频率可达100 MHz,数据吞吐率可达1Gb/s.
推荐文章
基于802.11a的FFT/IFFT处理器设计
FFT
IFFT
块浮点
并行无冲突地址
流水线结构FFT/IFFT处理器的设计与实现
FFT
流水线
基-4
蝶形运算
FFT处理器的FPGA设计方法
FFT
FPGA
状态机
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于802.11ac的FFT/IFFT处理器设计
来源期刊 微电子学与计算机 学科
关键词 FFT/IFFT MRMDC 输入数据顺序调整结构
年,卷(期) 2016,(3) 所属期刊栏目
研究方向 页码范围 94-97
页数 分类号 TN47
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 施隆照 福州大学物理与信息工程学院 49 241 9.0 14.0
2 郭冀闽 福州大学物理与信息工程学院 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (7)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (3)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FFT/IFFT
MRMDC
输入数据顺序调整结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导