原文服务方: 微电子学与计算机       
摘要:
设计了一种应用于802.11a的64点FFT/IFFT处理器.采用单蝶形4路并行结构,提出了4路并行无冲突地址产生方法,有效地提高了吞吐率,完成64点FFT/IFFT运算只需63个时钟周期.提出的RAM双乒乓结构实现了对输入和输出均为连续数据流的缓存处理.不仅能实现64点FFT和IFFT,而且位宽可以根据系统任意配置.为了提高数据运算的精度,设计采用了块浮点算法,实现了精度与资源的折中.16位位宽时,在HJTC 0.18μmCMOS工艺下综合,内核面积为:0.626 7mm2,芯片面积为:1.35 mm×1.27 mm,最高工作频率可达300 MHz,功耗为126.17 mW.
推荐文章
一个符合IEEE802.11a标准的新颖FFT/IFFT处理器设计
FFT(快速傅立叶变换)
CPLD(可编程逻辑器件)
循环结构
流水线结构
基于802.11ac的FFT/IFFT处理器设计
FFT/IFFT
MRMDC
输入数据顺序调整结构
基于FPGA的高速浮点FFT/IFFT处理器设计与实现
FPGA
单精度浮点
FFT/IFFT
基-2蝶形算法
并行结构
MIMO-OFDM系统中低功耗FFT/IFFT处理器设计
IEEE 802.11ac协议
低功耗
快速傅里叶变换
多输入多输出
正交频分复用
混合基多通道延时转换结构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于802.11a的FFT/IFFT处理器设计
来源期刊 微电子学与计算机 学科
关键词 FFT IFFT 块浮点 并行无冲突地址
年,卷(期) 2011,(4) 所属期刊栏目
研究方向 页码范围 61-64
页数 分类号 TN92
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴斌 中国科学院微电子研究所 161 2294 16.0 45.0
2 周玉梅 中国科学院微电子研究所 94 1031 16.0 28.0
3 姜鑫 中国科学院微电子研究所 3 12 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (10)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (5)
二级引证文献  (6)
1969(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(3)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FFT
IFFT
块浮点
并行无冲突地址
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导