基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文阐明了基于冗余抑制技术的低功耗电路的设计原理,分析了在组合电路中冗余行为的各种抑制结构及工作机理.作为设计实例,本文提出了基于冗余抑制技术的低功耗比较器设计.PSPICE模拟与能耗分析证明该一设计技术能有效地达到节省功耗的目的.
推荐文章
基于多阈值技术的超低功耗电路设计
低功耗
漏电流
多阈值CMOS
新型低压低功耗LVDS高速驱动电路设计
低压低功耗
低压差分信号(LVDS)
预加重
低功耗脑深部电刺激器(DBS)硬件电路设计
DBS
射频通信
低功耗
单片机
基于Bus-Invert编码的低功耗AES加密电路设计
Bus-Invert编码
低翻转率
低功耗
AES加密电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于冗余抑制技术的低功耗组合电路设计
来源期刊 电子学报 学科 工学
关键词 组合电路 低功耗设计 冗余抑制 比较器
年,卷(期) 2002,(5) 所属期刊栏目 学术论文
研究方向 页码范围 672-675
页数 4页 分类号 TP331|TN431
字数 3306字 语种 中文
DOI 10.3321/j.issn:0372-2112.2002.05.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴训威 宁波大学电路与系统研究所 55 476 13.0 19.0
2 卢仰坚 浙江大学信电系 7 49 4.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (15)
参考文献  (5)
节点文献
引证文献  (16)
同被引文献  (13)
二级引证文献  (227)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(2)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(7)
  • 引证文献(3)
  • 二级引证文献(4)
2006(8)
  • 引证文献(0)
  • 二级引证文献(8)
2007(26)
  • 引证文献(0)
  • 二级引证文献(26)
2008(37)
  • 引证文献(0)
  • 二级引证文献(37)
2009(30)
  • 引证文献(1)
  • 二级引证文献(29)
2010(14)
  • 引证文献(2)
  • 二级引证文献(12)
2011(18)
  • 引证文献(0)
  • 二级引证文献(18)
2012(20)
  • 引证文献(2)
  • 二级引证文献(18)
2013(23)
  • 引证文献(1)
  • 二级引证文献(22)
2014(9)
  • 引证文献(0)
  • 二级引证文献(9)
2015(8)
  • 引证文献(1)
  • 二级引证文献(7)
2016(8)
  • 引证文献(1)
  • 二级引证文献(7)
2017(10)
  • 引证文献(0)
  • 二级引证文献(10)
2018(12)
  • 引证文献(1)
  • 二级引证文献(11)
2019(10)
  • 引证文献(1)
  • 二级引证文献(9)
研究主题发展历程
节点文献
组合电路
低功耗设计
冗余抑制
比较器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导