基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍一个高性能的17位乘17位加40位的乘加单元(MAC)的设计,通过将被加数作为乘法器的一个部分积参与到部分积加法阵列中来完成整个乘加运算,大幅度地提高了MAC单元的性能,在乘法器的设计中采用了改进的Booth编码技术,并且通过添加特定的部分积来避免部分积的符号位扩展和部分积产生单元中的加法操作,缩短了乘法器中关键路径的长度,最后利用HDL对设计进行描述,结合ASIC工艺库进行了综合以及资源和时延分析.
推荐文章
ETC车载单元 MAC控制器的设计与实现
电子收费
专用短程通信
介质访问控制
FPGA验证
Verilog HDL
基于MAC单元的低功耗低延时FIR滤波器的设计与分析
有限冲激响应滤波器
MAC单元
动态功耗
延时
高速多通道电流电压复用采集单元设计
DSP
FPGA
软件设计
硬件设计
高速可重构抽取移位单元研究与设计
iButterfly网络
路由算法
抽取移位
抽取
移位
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速MAC单元的设计
来源期刊 微电子技术 学科 工学
关键词 MAC 乘法器 部分积 改进的Booth编码 硬件描述语言 综合
年,卷(期) 2003,(2) 所属期刊栏目 设计与制造
研究方向 页码范围 25-29
页数 5页 分类号 TN431.2
字数 2741字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱光喜 华中科技大学电信系 420 2897 22.0 35.0
2 屈代明 华中科技大学电信系 17 120 6.0 10.0
3 高厚新 华中科技大学电信系 1 2 1.0 1.0
4 桂波 华中科技大学电信系 4 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1988(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
MAC
乘法器
部分积
改进的Booth编码
硬件描述语言
综合
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子技术
双月刊
1008-0147
32-1479/TN
16开
江苏省无锡市
1972
chi
出版文献量(篇)
322
总下载数(次)
0
论文1v1指导