基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用 FPGA设计了一种基于同步状态机的帧同步检测电路,具有帧同步的前方保护和后方保护以及接收端的定时功能.全部电路由硬件描述语言实现,可以集成在一片CPLD或FPGA芯片内部,用于数字通信系统接收端的帧同步和定时.
推荐文章
基于有限状态机的帧同步系统设计
有限状态机
帧同步
巴克码
识别器
基于 FPGA 的 PCM 帧同步检测及告警电路的设计
帧同步
状态机
现场可编程门阵列
电路设计
PCM30基群帧同步电路的设计与实现
帧同步
状态机
电路
Verilog
基于抽象状态机的网格系统设计和分析
抽象状态机
抽象状态机语言
网格
软件测试
可执行规范
有限状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于同步状态机的帧同步实现
来源期刊 现代雷达 学科 工学
关键词 数字通信 状态机 帧同步 FPGA
年,卷(期) 2003,(11) 所属期刊栏目 天馈伺系统
研究方向 页码范围 28-30
页数 3页 分类号 TN95
字数 2692字 语种 中文
DOI 10.3969/j.issn.1004-7859.2003.11.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈建松 6 23 3.0 4.0
5 马明 3 12 2.0 3.0
6 谢艳丁 6 16 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (12)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(1)
  • 二级引证文献(1)
2006(1)
  • 引证文献(0)
  • 二级引证文献(1)
2007(4)
  • 引证文献(2)
  • 二级引证文献(2)
2011(4)
  • 引证文献(1)
  • 二级引证文献(3)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
数字通信
状态机
帧同步
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导