基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文详述了由一个具有分时处理能力的HDLC处理器对128逻辑通道数据进行高速、并行、实时处理的设计与实现过程,并讨论了其实现关键技术,给出了系统中关键结点的功能仿真波形图.
推荐文章
HDLC协议处理器的FPGA实现
VHDL
HDLC
FPGA
'从顶到底'
OFDM调制中高速FFT处理器的设计与实现
快速傅里叶变换(FFT)
混合基
多组存储器
原位算法
正交频分复用(OFDM)
基于网络处理器高速防火墙的设计与实现
防火墙
IXP1200
Strong ARM
微引擎
一种新型的128路多通道HDLC引擎设计
SoC
HDLC
多通道
位处理器
字节处理器
微引擎
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多通道高速HDLC处理器的设计与实现
来源期刊 电子学报 学科 工学
关键词 高级数据链路控制规程 通信协议 时分复用 现场可编程门阵列
年,卷(期) 2003,(11) 所属期刊栏目 学术论文
研究方向 页码范围 1630-1633
页数 4页 分类号 TP368.1
字数 3180字 语种 中文
DOI 10.3321/j.issn:0372-2112.2003.11.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 乔庐峰 东南大学射频与光电集成电路研究所 7 32 3.0 5.0
2 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
3 陆园琳 东南大学射频与光电集成电路研究所 4 19 1.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (18)
同被引文献  (4)
二级引证文献  (21)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(3)
  • 引证文献(3)
  • 二级引证文献(0)
2006(1)
  • 引证文献(0)
  • 二级引证文献(1)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(5)
  • 引证文献(3)
  • 二级引证文献(2)
2014(7)
  • 引证文献(0)
  • 二级引证文献(7)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
高级数据链路控制规程
通信协议
时分复用
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
论文1v1指导