基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文研究一种新的既具有微控制器功能,又有增强DSP功能的高性能微处理器的实现架构.在统一的增强CISC指令集下,我们将基于哈佛和寄存器-寄存器结构的微处理器模块和单周期乘法/累加器、桶形移位寄存器、无开销循环及跳转硬件支持模块、硬件地址产生器等DSP功能模块以及嵌入式Flash Memory和指令队列缓冲器有机的集成起来,在统一架构下通过单核实现CISC/DSP微处理器,有效地提高了处理器的性能.该微处理器采用0.35μm CMOS工艺实现,芯片面积为25mm2.在80M工作频率下,动态功耗为425mW,峰值数据处理能力可达80MIPS.该处理器核可满足片上系统(SOC)对高性能处理器的需求.
推荐文章
基于微处理器的嵌入式Internet系统研究与实现
嵌入式Internet
TCP/IP协议
MC9S12X微处理器
CAN总线
CP2200
嵌入式微处理器与SDRAM的接口设计与实现
嵌入式系统
ARM920T
SDRAM存储器
接口设计
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式Flash CISC/DSP微处理器的研究与实现
来源期刊 电子学报 学科 工学
关键词 复杂指令系统计算机 超大规模集成电路 流水线 数字信号处理器 闪速存储器
年,卷(期) 2003,(8) 所属期刊栏目 科研通信
研究方向 页码范围 1252-1254
页数 3页 分类号 TP368.1
字数 3252字 语种 中文
DOI 10.3321/j.issn:0372-2112.2003.08.032
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 卢结成 中国科技大学电子科学与技术系 5 129 5.0 5.0
2 丁丁 中国科技大学电子科学与技术系 1 9 1.0 1.0
3 丁晓兵 2 9 1.0 2.0
4 朱少华 3 19 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (9)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
复杂指令系统计算机
超大规模集成电路
流水线
数字信号处理器
闪速存储器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导