原文服务方: 微电子学与计算机       
摘要:
文章介绍了一种单精度浮点RISC微处理器的核心设计思想,改进设计了一种新颖的芯片内置总线仲裁器控制总线、中断处理机管理中断、数据中继器操作存储器.采用三阶布斯算法和浮点并行算法设计FALU和FMUL,并设计了嵌入式128KSRAM,最后用UMC 0.25μmCMOS工艺库进行综合、布局布线完成版图设计.版图后模拟验证以及CPLD硬件仿真验证表明:徽处理器工作主频达到50MHz,全部共88条指令运行正常.
推荐文章
一种嵌入式RISC微处理器的整数部件设计
微处理器
NPUARM
ALU
乘法器
桶式移位器
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
基于嵌入式微处理器和FPGA的高精度测频设计
频率测量
FPGA
高精度
嵌入式微处理器
基于FPGA的单精度浮点SVD处理器
浮点单精度
SVD
GA
G3RDIC
双平面旋转
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式单精度扩展浮点RISC微处理器的设计
来源期刊 微电子学与计算机 学科
关键词 RISC 微处理器 体系结构 流水线
年,卷(期) 2004,(6) 所属期刊栏目
研究方向 页码范围 45-48
页数 4页 分类号 TP302
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.06.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁峰 西安交通大学电子与信息工程学院 42 263 9.0 15.0
2 邵志标 西安交通大学电子与信息工程学院 42 180 9.0 10.0
3 孙海珺 西安交通大学电子与信息工程学院 7 39 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC
微处理器
体系结构
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导