原文服务方: 西安交通大学学报       
摘要:
提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35 μm CMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128 kb静态随机存储器,芯片面积为7 mm×7 mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8 ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50 MHz频率下的动态功耗仅为164 mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径.
推荐文章
高性能低功耗的32位RISC微处理器HMS30 C7202
嵌入式系统
微处理器
ARM
接口
32位RISC微处理器流水线设计
微处理器
精简指令集
流水线
低功耗
32位浮点RISC嵌入式微处理器LS-C编译程序寄存器分配实现
变量使用频度
寄存器分配
目标代码生成
32位RISC微处理器"龙腾R2"浮点流水线的设计和实现
浮点单元
异常预测
乱序执行
RISC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能低功耗32位浮点RISC微处理器的研究
来源期刊 西安交通大学学报 学科
关键词 精简指令系统 微处理器 总线预选器 高阶布斯算法 低功耗架构
年,卷(期) 2005,(6) 所属期刊栏目
研究方向 页码范围 607-610,655
页数 5页 分类号 TP368.1
字数 语种 中文
DOI 10.3321/j.issn:0253-987X.2005.06.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵志标 西安交通大学电子与信息工程学院 42 180 9.0 10.0
2 孙海珺 西安交通大学电子与信息工程学院 7 39 4.0 6.0
3 赵宁 8 41 4.0 6.0
4 邹刚 西安交通大学电子与信息工程学院 3 23 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (10)
同被引文献  (2)
二级引证文献  (34)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(5)
  • 引证文献(5)
  • 二级引证文献(0)
2008(4)
  • 引证文献(1)
  • 二级引证文献(3)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(4)
  • 引证文献(0)
  • 二级引证文献(4)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(7)
  • 引证文献(2)
  • 二级引证文献(5)
2016(8)
  • 引证文献(0)
  • 二级引证文献(8)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安交通大学学报
月刊
0253-987X
61-1069/T
大16开
1960-01-01
chi
出版文献量(篇)
7020
总下载数(次)
0
总被引数(次)
81310
论文1v1指导