原文服务方: 科技与创新       
摘要:
本文介绍一种与MSP430兼容的16位低功耗微处理器的设计,面向医疗助听器应用提出一种新型结构,采用Verilog语言设计,通过FPGA实现硬件功能验证,并使用Synopsys公司的EDA工具进行仿真、综合、功耗分析和版图实现.内核单周期指令的功耗在100pJ左右.
推荐文章
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
80C51嵌入式微处理器内核的低功耗设计
低功耗
微处理器
门控时钟
高性能低功耗的32位RISC微处理器HMS30 C7202
嵌入式系统
微处理器
ARM
接口
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 16位低功耗微处理器的设计
来源期刊 科技与创新 学科
关键词 MSP430 低功耗 微处理器 FPGA
年,卷(期) 2010,(2) 所属期刊栏目 电子设计
研究方向 页码范围 161-163
页数 分类号 TP368
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.02.068
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黑勇 中国科学院微电子研究所 86 477 11.0 16.0
2 段吉海 桂林电子科技大学信息与通信学院 87 272 7.0 11.0
3 徐欣锋 中国科学院微电子研究所 15 57 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
MSP430
低功耗
微处理器
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导