原文服务方: 微电子学与计算机       
摘要:
在实际的高性能定点数字信号处理器(DSP)设计过程中,往往需要设计一个功能复杂的乘累加器.也就是说,乘累加器不光是要同时完成通常所见的带符号数和无符号数的乘加及乘减运算,而且还需要同时完成整数乘加和小数乘加运算,无偏差的舍入运算,饱和等功能.另外,为了解决DSP中数据相关的问题,往往要求乘累加器在单拍完成所有的这些运算,因此很难找到一个高速度低成本的实现方案.文章首先给出了通常的高性能定点DSP中乘累加器所需要完成的功能需求,然后提出并实现了一个16位高性能乘累加器,将其所需要完成的上述各种功能巧妙地整合起来在单拍内完成,而完成所有上述功能只需要3级4:2压缩和一次超前进位的加法运算.该乘累加器采用035μm工艺实现,已经嵌入到数字信号处理器中并已经成功应用于实际的工程项目.
推荐文章
建筑结构设计中的抗震结构设计理念
建筑结构设计
抗震结构
优化措施
房屋结构设计中的建筑结构设计优化
房屋
结构设计
建筑结构
优化
结构设计优化在建筑结构设计中的应用分析
建筑结构设计
优化方法
应用
分析
人防结构设计与抗震结构设计的比较
人防结构
抗震结构
设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DSP中MAC的微系统结构设计
来源期刊 微电子学与计算机 学科
关键词 乘累加器 压缩单元 舍入 微系统结构
年,卷(期) 2004,(3) 所属期刊栏目
研究方向 页码范围 92-96
页数 5页 分类号 TP368.1
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.03.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高德远 166 1045 15.0 24.0
2 樊晓桠 170 1393 17.0 29.0
3 沈戈 12 234 6.0 12.0
4 周昔平 12 89 4.0 9.0
5 荆元利 7 90 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘累加器
压缩单元
舍入
微系统结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导