原文服务方: 科技与创新       
摘要:
采用自项向下的流程设计了一款32住DSP的cache.该cache采用两级结构,第一级采用哈佛结构,第二级采用普林斯顿结构.本文详细论述了该cache的结构设计及采用的算法.
推荐文章
两级低压引射器的结构设计与数值分析
两级引射器
混合
结构设计
数值分析
优化
面向再设计的级进模结构设计研究
级进模
结构设计
再设计
关联设计
64位RISC微处理器的结构设计
RISC
微处理器
存储器管理单元
五级流水线
体系结构
嵌入式DSP处理器的体系结构设计
嵌入式DSP处理器
体系结构设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位DSP两级cache的结构设计
来源期刊 科技与创新 学科
关键词 cache DSP 存储系统
年,卷(期) 2008,(17) 所属期刊栏目 DSP开发与应用
研究方向 页码范围 185-186,218
页数 3页 分类号 TN402
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.17.076
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
cache
DSP
存储系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导