基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分析了千兆以太网体系结构,给出了符合IEEE 802.3z标准中1000BASE-X规范的发送器电路结构,并采用TSMC 0.25 μm CMOS 混合信号工艺设计了符合该规范的高速复接电路和锁相环时钟倍频电路.芯片核心电路面积分别为(0.3×0.26)mm2和(0.22×0.12)mm2.工作电压2.5 V时,芯片核心电路功耗分别为120 mW和100 mW.时钟倍频电路的10倍频输出时钟信号频率为1.25 GHz,其偏离中心频率1MHz处的单边带相位噪声仅为-109.7 dBc/Hz.在驱动50 Ω输出负载的条件下,1.25 Gbit/s的高速输出数据信号摆幅可达到410 mV.
推荐文章
基于FPGA的M-LVDS—千兆以太网转换器设计
数据转化
多节点
高速通信
FPGA
M-LVDS
千兆以太网
USB 3.0/千兆以太网转换器的设计
高速
USB
以太网
转换
基于FPGA的千兆以太网设计
千兆以太网
FPGA
PHY
TCP/IP
基于千兆以太网的高速图像传输设计
千兆以太网
FPGA
MAC+PHY
循环冗余校验
图像传输
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 0.25μm CMOS千兆以太网发送器设计
来源期刊 电子工程师 学科 工学
关键词 千兆以太网 CMOS工艺 发送器 时钟倍频 复接器
年,卷(期) 2004,(12) 所属期刊栏目 微电子与基础产品
研究方向 页码范围 26-29,33
页数 5页 分类号 TN492
字数 2894字 语种 中文
DOI 10.3969/j.issn.1674-4888.2004.12.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 朱恩 东南大学射频与光电集成电路研究所 64 419 9.0 16.0
3 赵文虎 东南大学射频与光电集成电路研究所 11 113 6.0 10.0
4 黎飞 东南大学射频与光电集成电路研究所 5 14 2.0 3.0
5 鲍剑 东南大学射频与光电集成电路研究所 2 18 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (5)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
千兆以太网
CMOS工艺
发送器
时钟倍频
复接器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导