基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对测速雷达实时数字信号处理系统的设计问题,提出了一种基于DSP与FPGA的设计新方法.实时信号处理系统中,低层的信号处理算法处理速度要求高,但运算结构相对简单,适用于FPGA进行硬件实现.而高层处理算法控制结构复杂,通信机制强大,适用于DSP软件编程处理.首先简单介绍了该系统所使用DSP的特点,然后对系统的硬件结构及其软件处理进行了详细说明,最后通过实验结果验证了设计新方法的有效性.
推荐文章
基于TS201与FPGA的数字信号处理系统设计
数字信号处理
TS201
FPGA
VPX
链路口
基于DSP和PCI总线的通用数字信号处理系统
DSP
PCI总线
HPI 接口
设备驱动程序
基于DSP和FPGA的实时信号处理系统
实时信号处理
数字信号处理
复杂可编程逻辑器件
处理机结构
基于DSP+FPGA的高速数字信号处理平台的电源设计
现场可编程门阵列
数字信号处理
数模
电源管理监控
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP与FPGA的实时数字信号处理系统设计
来源期刊 系统工程与电子技术 学科 工学
关键词 测速雷达 实时信号处理 数字信号处理 现场可编程门阵列
年,卷(期) 2004,(11) 所属期刊栏目 电子技术
研究方向 页码范围 1561-1563
页数 3页 分类号 TN958.94
字数 2696字 语种 中文
DOI 10.3321/j.issn:1001-506X.2004.11.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 皇甫堪 国防科技大学电子科学与工程学院 96 1223 21.0 31.0
2 袁俊泉 国防科技大学电子科学与工程学院 11 124 7.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (36)
同被引文献  (35)
二级引证文献  (85)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(3)
  • 引证文献(2)
  • 二级引证文献(1)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(12)
  • 引证文献(7)
  • 二级引证文献(5)
2010(11)
  • 引证文献(3)
  • 二级引证文献(8)
2011(13)
  • 引证文献(6)
  • 二级引证文献(7)
2012(10)
  • 引证文献(1)
  • 二级引证文献(9)
2013(11)
  • 引证文献(3)
  • 二级引证文献(8)
2014(17)
  • 引证文献(4)
  • 二级引证文献(13)
2015(11)
  • 引证文献(1)
  • 二级引证文献(10)
2016(13)
  • 引证文献(2)
  • 二级引证文献(11)
2017(9)
  • 引证文献(2)
  • 二级引证文献(7)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
测速雷达
实时信号处理
数字信号处理
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
系统工程与电子技术
月刊
1001-506X
11-2422/TN
16开
北京142信箱32分箱
82-269
1979
chi
出版文献量(篇)
10512
总下载数(次)
24
总被引数(次)
116871
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导