作者:
原文服务方: 现代电子技术       
摘要:
基于分裂基FFT(SRFFT)算法设计FIR数字滤波器,首先将输入信号经A/D转换成数字序列,运用重叠相加法将数字序列分段成固定长度的数据组,然后采用SRFFT算法对固定长度的数据组将时域的卷积运算转换为频域的复乘运算,再利用分裂基IFFT(SRIFFT)转换回时域,从而达到滤波的效果.基于SRFFT算法的FIR数字滤波器较其他FFT算法大量减少了复乘加运算量,提高了滤波效率.本文设计的滤波器是一个长度为400~500阶的可变FIR数字滤波器,输入信号为采样速率10 MHz的复数据,根据系统处理要求,采用2片高速浮点芯片ADSP21160构成多处理器并行系统来实现高速FIR数字滤波器的设计.
推荐文章
基于Matlab和FPGA的FIR数字滤波器设计及实现
FIR数字滤波器
FPGA
Verilog HDL
Matlab
基于FPGA的FIR数字滤波器设计与实现
FPGA
DSP Builder
FIR数字滤波器
ModelSim功能仿真
优化FIR数字滤波器的FPGA实现
Matlab
Booth算法
CSA算法
ISE
基于PSO的FIR数字滤波器设计
FIR
滤波器
PSO
IMPSO
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SRFFT算法的FIR数字滤波器设计及ADSP21160实现
来源期刊 现代电子技术 学科
关键词 FIR SRFFT 重叠相加 ADSP21160 并行系统
年,卷(期) 2005,(13) 所属期刊栏目 数控技术
研究方向 页码范围 51-55
页数 5页 分类号 TN713+.7
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2005.13.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 龙凯 12 21 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (2)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FIR
SRFFT
重叠相加
ADSP21160
并行系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导