原文服务方: 微电子学与计算机       
摘要:
USB2.0协议规定了高速模式下的数据传输速度为480Mbps,可满足图像、音频信号等数据传输的要求.本文论述了USB2.0中链路层数据的传输机制和高速数字硬件模块功能,提出了一种新颖的基于全数字锁相环(ADPLL)的全速模式数据恢复电路,以及为满足480Mbps传输速度的高速编解码的并行设计方法.设计采用TSMC 0.25μm CMOS工艺库.电路的前后仿真结果表明设计的电路达到了480MHz的处理速度,并在FPGA上进行了功能验证.
推荐文章
新型IED的双口RAM接口电路设计
IED
双口RAM
驱动程序
PCI9030及其PCI总线接口电路设计
PCI9030
PCI总线
接口电路
WDM驱动程序
MAX121芯片在高速串行接口电路中的应用
MAX121芯片
数字信号处理
串行接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型高速串行接口链路层的电路设计与实现
来源期刊 微电子学与计算机 学科
关键词 USB2.0 并行处理 数据恢复 全数字锁相环 先入先出缓存器
年,卷(期) 2005,(4) 所属期刊栏目
研究方向 页码范围 137-139,143
页数 4页 分类号 TN401
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2005.04.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 浙江大学超大规模集成电路设计研究所 246 1634 19.0 29.0
2 何乐年 浙江大学超大规模集成电路设计研究所 88 869 16.0 26.0
3 唐永建 浙江大学超大规模集成电路设计研究所 3 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
USB2.0
并行处理
数据恢复
全数字锁相环
先入先出缓存器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导