原文服务方: 微电子学与计算机       
摘要:
设计了一种适合于AVS的自适应环路滤波器,由于计算复杂度高的特点,采用并行加流水的方法实现自适应环路滤波的硬件设计,达到了实时解码的要求.采用Verilog语言进行设计、仿真,通过FPGA验证.用0.18μmCMOS工艺库综合,电路规模为3万门左右,最高频率能够达到140MHz,可实时解码720p/1080i高清AVS码流.
推荐文章
AVS环路滤波器的VLSI设计与实现
视频解码器
高清
AVS标准
环路滤波器
VLSI
用于芯片测试的环路滤波器设计
小数分频频率合成器
环路滤波器设计
芯片测试
基于DSP的自适应滤波器的设计与实现
自适应滤波器
LMS算法
TMS320F28234
FIR结构
基于FPGA的流水线LMS自适应滤波器设计
现场可编程门阵列
流水线
最小均方自适应滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 适用于AVS的自适应环路滤波器硬件设计
来源期刊 微电子学与计算机 学科
关键词 视频解码 环路滤波器 AVS
年,卷(期) 2005,(12) 所属期刊栏目
研究方向 页码范围 123-126
页数 4页 分类号 TN919.8
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2005.12.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄晁 中国科学院计算所 21 279 10.0 16.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (21)
同被引文献  (3)
二级引证文献  (23)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(9)
  • 引证文献(4)
  • 二级引证文献(5)
2009(11)
  • 引证文献(6)
  • 二级引证文献(5)
2010(9)
  • 引证文献(3)
  • 二级引证文献(6)
2011(5)
  • 引证文献(2)
  • 二级引证文献(3)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
视频解码
环路滤波器
AVS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导