基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
千兆以太网交换芯片是千兆以太网络中的关键芯片,芯片中的直接内存访问(DMA)单元的性能是决定芯片的吞吐量的关键因素.文章介绍了一种8端口千兆以太网交换芯片中的DMA单元的实现方案,并且给出了仿真验证结果.
推荐文章
基于FPGA的千兆以太网交换芯片的设计
千兆以太网
二层交换
FPGA
基于国产FPGA的千兆以太网交换机复位系统设计
千兆以太网
复位系统
FPGA
交换机
基于FPGA的两路千兆以太网光纤传输系统
千兆以太网
FPGA
GTP
光纤传输
基于FPGA的千兆以太网设计
千兆以太网
FPGA
PHY
TCP/IP
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 千兆以太网交换芯片DMA单元的FPGA实现
来源期刊 光通信技术 学科 工学
关键词 千兆以太网 DMA 公平算法
年,卷(期) 2006,(5) 所属期刊栏目 光器件
研究方向 页码范围 47-48
页数 2页 分类号 TN919
字数 1121字 语种 中文
DOI 10.3969/j.issn.1002-5561.2006.05.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 柳利军 武汉科技大学城建学院电工教研室 12 71 4.0 8.0
2 周敏锋 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (6)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
千兆以太网
DMA
公平算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光通信技术
月刊
1002-5561
45-1160/TN
大16开
广西桂林市5号信箱
48-126
1977
chi
出版文献量(篇)
4439
总下载数(次)
8
总被引数(次)
17658
论文1v1指导