基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
新一代雷达的信号处理有实时性、通用性强的特点,该文给出了一种基于CPCI标准总线的实时信号处理系统,重点阐述了DSP和CPCI主机通信的接口设计.主机通过CPCI总线可以对DSP进行程序加载和运算结果的监测,充分利用了计算机资源.文中设计主要利用CPLD和桥接芯片PCI 9656来实现,详细说明了PCI 9656主从工作模式以及CPLD对PCI信号和局部信号的转换,最后给出了电路框图和时序仿真图.
推荐文章
SoC实时信号处理系统中的存储系统设计
SoC
IC
DDR存储系统
实时信号处理系统
跟踪雷达的高速实时信号处理系统研究
ADSP-TS101
跟踪雷达
脉冲压缩
MTD
CFAR
基于SoC的实时信号处理系统中存储系统的容错设计
SoC
EDAC
DDR存储系统
实时信号处理系统
容错纠错自适应
二级冗余
基于CPCI总线的通用信号处理平台研究
CPCI总线
TS101
FPGA
GA3816
通用信号处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 实时信号处理系统CPCI接口设计
来源期刊 雷达科学与技术 学科 工学
关键词 实时信号处理 接口设计 CPCI总线 PCI 9656芯片
年,卷(期) 2006,(4) 所属期刊栏目 信号/数据处理
研究方向 页码范围 228-232,248
页数 6页 分类号 TN911.6|TN957.51
字数 3658字 语种 中文
DOI 10.3969/j.issn.1672-2337.2006.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邢孟道 西安电子科技大学雷达信号处理国家重点实验室 383 4353 30.0 43.0
2 夏际金 中国电子科技集团公司第三十八研究所 11 41 4.0 6.0
3 竺红伟 西安电子科技大学雷达信号处理国家重点实验室 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (7)
二级引证文献  (5)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
实时信号处理
接口设计
CPCI总线
PCI 9656芯片
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导