基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本书涵盖了面向SoC(System on Chip,片上系统)处理器的集成综合器电路设计的论题,采取了一种更为全局的设计观念来考察电路级和体系结构级的设计空间。书中的论述十分广泛,而且包括电路理论和锁相环反馈控制理论的综述。在电路级方面,讨论包括深亚微米数字CMOS过程的低功耗模拟设计、供电噪声效应、设备噪声;在体系结构级方面的论述,涵盖了连续时间和离散时间模型的锁相环分析,以及锁相行为的细节分析。还有一些章节对特定的时钟生成器模块做了电路级和系统结构级的深入描述,其中包括高供电噪声屏蔽的锁相环电路、体系结构和数字锁相环体系结构,考察了为离散时间模拟部件产生低失真采样时钟的方法。这里所说的锁相环包括希格马.代尔塔N分锁相环、直接数字综合(DDS、Direct Digital Synthesis)技术和锁相环的非常规应用。本书讨论的面向测试的设计(Dvr、Design for Test),其中包括锁相环的精确测量滤波器方法和嵌人式测试(BIST、Built—in—self-test)技术。
推荐文章
展频时钟生成器的设计与仿真
EMI
展频时钟
分数N型频率合成器
MATLAB和SIMULINK
应用于超宽带收发机的多相时钟生成器的设计
超宽带收发机
多相时钟生成
锁相环
延时锁定环
双模可配置
网络处理器体系结构分析
网络处理器
体系结构
并行处理
基于FPGA的AGWN信号生成器
加性高斯白噪声
PN序列
前仿真
后仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SoC处理器的时钟生成器:电路和体系结构
来源期刊 国外科技新书评介 学科 工学
关键词 电路设计 体系结构 采样时钟 生成器 处理器 SOC 锁相环电路 离散时间模型
年,卷(期) 2006,(12) 所属期刊栏目
研究方向 页码范围 6
页数 1页 分类号 TN402
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 丁丹 中国科学院计算技术研究所 24 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
电路设计
体系结构
采样时钟
生成器
处理器
SOC
锁相环电路
离散时间模型
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国外科技新书评介
月刊
北京市海淀区中关村北四环西路33号
出版文献量(篇)
4046
总下载数(次)
93
总被引数(次)
0
论文1v1指导