原文服务方: 现代电子技术       
摘要:
折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的.特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的.这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器.目前,这样的放大器已被广泛用于无线电通信的集成电路中.介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用Hspice W-2005.03进行设计仿真,最后与设计指标进行比较.
推荐文章
改进型折叠式共源共栅运算放大器电路的设计
套筒式共源共栅
折叠式共源共栅
电流利用率
偏置电压
一种低压低功耗CMOS折叠-共源共栅运算放大器的设计
运算放大器
折叠-共源共栅
AB 类输出
低压低功耗
一款高性能共源共栅运算放大器设计
CMOS工艺
折叠式共源共栅
运算放大器
Spectre
一种亚阈值有源共源共栅补偿运算放大器
亚阈值共源共栅补偿
亚阈值区域
运算放大器
低压低功耗
稳定性分析
仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种折叠共源共栅运算放大器的设计
来源期刊 现代电子技术 学科
关键词 CMOS 运算放大器 折叠共源共栅 Hspice W-2005.03
年,卷(期) 2006,(18) 所属期刊栏目 元器件与应用
研究方向 页码范围 28-30
页数 3页 分类号 TN722.7+7
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2006.18.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王高峰 武汉大学物理科学与技术学院 36 209 6.0 13.0
2 杨俊 武汉大学微电子与信息技术研究院 53 331 10.0 14.0
6 卞兴中 武汉大学微电子与信息技术研究院 1 11 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (11)
同被引文献  (5)
二级引证文献  (31)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(4)
  • 引证文献(1)
  • 二级引证文献(3)
2010(7)
  • 引证文献(4)
  • 二级引证文献(3)
2011(6)
  • 引证文献(2)
  • 二级引证文献(4)
2012(8)
  • 引证文献(1)
  • 二级引证文献(7)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CMOS
运算放大器
折叠共源共栅
Hspice W-2005.03
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导