原文服务方: 科技与创新       
摘要:
高数据率的通信系统要求有高吞吐量的译码器,而并行译码是高吞吐量的译码器的一种有效实现方法.对于采用并行译码的Turbo码,交织器的设计是决定其性能和译码器吞吐量的关键因素.本文在A.Giuliett提出的没有读写冲突的并行交织器的设计原则基础上,给出了一种新型的交织器设计方法.该方法在保证Turbo优越性能的前提下,使得高并行度的译码成为可能.译码性能的仿真结果验证了设计方案的良好译码性能,通过FPGA的硬件实现验证了译码器吞吐量的极大提高.该设计方案可用于Beyond 3G系统.
推荐文章
一种适合于SoC集成的UART核的设计实现
异步收发
IP核
Verilog HDL
SoC
串行通信
一种新型混沌交织器对turbo码性能的影响
无限折叠迭代混沌映射
turbo码
交织器
对数最大后验概率
一种适合于分布式并行计算改进的平方共轭残差法
Krylov子空间方法
ICRS
分布式并行计算
Turbo码交织器的VHDL设计
交织器
Turbo码
VHDL
数字电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种适合于并行译码的Turbo交织器的设计
来源期刊 科技与创新 学科
关键词 Turbo码 交织器 并行
年,卷(期) 2006,(32) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 195-197,211
页数 4页 分类号 TN911.22
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2006.32.068
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (1)
二级引证文献  (6)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Turbo码
交织器
并行
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导