作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用FPGA内部的锁相环进行1GSPS数据采集时钟系统的设计,提出了一种分相多路时钟的设计方法,并对设计方案进行仿真分析.设计方案合理利用可编程逻辑器件的内部资源,在不增加系统硬件成本的前提下,可以将设计方案灵活组态为双通道500MHz、4通道250MHz或8通道125MHz采样率的数据采集时钟系统.该时钟系统实现了外部时钟的片内管理,简化外部时钟电路和PCB电路板的设计.该项技术已成功应用到1GSPS数据采集系统中.
推荐文章
2Gsps高速数据采集系统的设计与实现
高速模拟数字转换
高速数据采集
现场可编程门阵列
基于PXI总线的1GSPS超高速双通道数据采集卡
高速数据采集
虚拟仪器
PXI总线
A/D转换器
FPGA
一种基于FPGA的1Gsps数据采集卡设计
高速数据采集
USB
FPGA
DMUX
时钟参数在高速数据采集系统中的影响
抖动
相位噪声
偏移
频率稳定度
高速数据采集
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 1GSPS高速数据采集时钟系统的设计
来源期刊 哈尔滨理工大学学报 学科 工学
关键词 数据采集 PFGA 锁相环 时钟
年,卷(期) 2007,(3) 所属期刊栏目 测控技术与通信工程
研究方向 页码范围 36-39
页数 4页 分类号 TP274
字数 2251字 语种 中文
DOI 10.3969/j.issn.1007-2683.2007.03.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 童子权 哈尔滨理工大学测控技术与通信工程学院 54 422 10.0 19.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (19)
二级引证文献  (21)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(3)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(8)
  • 引证文献(2)
  • 二级引证文献(6)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
数据采集
PFGA
锁相环
时钟
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
哈尔滨理工大学学报
双月刊
1007-2683
23-1404/N
大16开
哈尔滨市学府路52号
14-130
1979
chi
出版文献量(篇)
3951
总下载数(次)
6
总被引数(次)
23102
论文1v1指导