基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于FPGA的任意锁相倍频算法.通过对倍频系统总体结构的分析,提出了实现该算法的原理及其具体的设计方法,同时提供了一个基于FPGA器件完成的设计实例.仿真和实测结果表明了该算法的正确性及可实现性,并在实际的项目中验证了该算法的良好性能.
推荐文章
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种基于FPGA的全数字锁相环设计
FPGA
verilogHDL
全数字锁相环(DPLL)
自动变模
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的任意锁相倍频算法
来源期刊 电讯技术 学科 工学
关键词 全数字锁相环 FPGA 倍频 分频
年,卷(期) 2007,(6) 所属期刊栏目 研究与开发
研究方向 页码范围 148-151
页数 4页 分类号 TN911.8|TN702
字数 2102字 语种 中文
DOI 10.3969/j.issn.1001-893X.2007.06.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙文胜 杭州电子科技大学通信工程学院 78 286 9.0 12.0
2 刘玮 杭州电子科技大学通信工程学院 6 10 3.0 3.0
3 俞辉煌 杭州电子科技大学通信工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (82)
参考文献  (6)
节点文献
引证文献  (3)
同被引文献  (11)
二级引证文献  (11)
1981(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(3)
  • 参考文献(1)
  • 二级参考文献(2)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
全数字锁相环
FPGA
倍频
分频
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导